Ласкаво просимо!

Ми раді вітати Вас на нашому сайті. Надіємось, що Ви знайдете і дізнаєтесь багато цікавого і корисного про мобільні телефони

Главная

Склад мікросхеми MMG ASIC

В состав микросхемы MMG ASIC (рис. 5.23) входяг:
• узел формирования частоты (синтезатор с ФАПЧ формирует сигнал частотой 52 МГц; его опорный сигнал — сигнал частотой 13 МГи с выхода CLKSXM микросхемы EGOLD 1-. Этот сигнал является опорным для формирования всех сигналов синхронизации и временных интервалов AS 1C);
Для регулировки выходной мощности усилителя мощности передающего устройства необходим линейно изменяющийся сигнал управления РА_11АМР. Он формируется следующим образом: в микросхеме ЕООЬО+ генерируются 10-битные цифровые пачки импульсов, которые последовательно передаются в тракт линейном регулировки мощности. После загрузки в 10-битную защелку импульсные сигналы преобразуются в соответствующий аналоговые сигнал. Его максимальный уровень составляет около 2 В. Диаграммы, поясняющие этот процесс изображены на рис. 5.24.
• I2S интерфейс, который преобразует данные от цифро-аналогового интерфейса микросхемы EGOLD+ в данные формата I2S, используемые в качестве входного сигнала стерео ЦАП в микросхеме DAC3550;
• интерфейс MP3 (LARA), формирующий поток МРЗ-данных;
• интерфейс ММС, обеспечивающий управление команд и передачу данных от/к EGOLD+;
• 3-мегабитная SRAM для записи/считывания данных.
Siemens-198.jpg
Рис. 5.25. Структурная схема микросхемы MMG ASIC

Партнеры сайта

Опитування

Який вид контенту Ви хотіли б більше бачити на нашому сайті? :